DAFTAR ISI Halam an
HALAMAN JUDUL
i
HALAMAN PENGESAHAN
ii
HALAMAN PENGESAHAN PENGUJI
iii
HALAMAN PERSEMBAHAN
iv
HALAMAN MOTTO
v
KATA PENGANTAR
vi
ABSTRAKSI
viii
DAFTAR ISI
xii
DAFTAR GAMBAR
xiii
DAFTAR TABEL
xvi
LAMPIRAN
xvii
BAB I
PENDAHULUAN
1
1.1 Latar Belakang Masalah
1
1.2 Rumusan Masalah
2
1.3 Maksud dan Tujuan
3
1.4 Batasan Masalah
3
1.5 Manfaat Penelitian
3
1.6 Sistematika Penulisan
3
BAB II LANDASAN TEOR1
6
2.1 Pendahuluan
6
ix
2.2
Tak Kembali ke Nol (Non Return To Zerro = NRZ)
6
2.3
AMI (Alternate Mark Inversion) Kode
9
2.4
Enkoder AMI
10
2.5
Dekoder AMI (Alternate Mark Inversion)
11
2.6
Gerbang Logika Dasar
12
2.6.1 Gerbang XOR
12
2.6.2 Gerbang OR
13
2.6.3 Gerbang AND
14
Logika Kombinasi
15
2.7
2.5.3 D Flip-Flop
15
2.6
IC 74H C 74
16
2.7
Clock
18
2.8
Differensial Amplifier
20
2.9 Transistor.
23
BAB III FERANCANGAN SISTEM 3.1
29
Perancangan Alat
29
3.1.1 Enkoder AMI
30
3.1.2 Rangkaian Modulator
31
3.1.3 Rangkaian Demodulator
32
3.1.4 Rangkaian Dekoder
35
BAB IV HASIL DAN ANALISIS 4.1
36
Hasil Pengamatan
36
4.1.1 Pengujian Clock
36
x
4.1.2 Pengamatan Data Input PCM 8 bit
37
a. Data Masukan 01001110
37
b. Data Masukan 10101010
38
c. Data Masukan 01110111
38
d. Data Masukan 10101101
38
e. Data Masukan 10111010
38
4.1.3 Keluaran Bagian Enkoder
39
a. Data Masukan 10000000
40
b. Data Masukan 10101010
41
c. Data Masukan 11001010
42
d. Data Masukan 10101101
43
e. Data Masukan 10111010
44
4.1.6 Keluaran Bagian Dekoder
44
a. Data Masukan 10000000
45
b. Data Masukan 10101010
46
c. Data Masukan 11001010
47
d. Data Masukan 10101101
48
e. Data Masukan 10111010
49
Pembahasan
49
4.2.1 Data
49
4.2.2 Modulator
49
4.2.3 Demodulator
50
4.2.4 Data Keluaran
54
xi
BAB V PENUTUP
56
5.1 Kesimpulan
56
5.2 Saran
57
DAFTAR PUSTAKA LAMPIRAN
xviii xix
DAFTAR CAMBAR H alam an
Gambar 2.1
Sinyal Keluaran dari Penyandian dengan Metode NRZI
Gambar 2.2
Jenis-jenis format penyandian
10
Gambar 2.3
Decoder
11
Gambar 2.4
Simbol Gerbang XOR
13
Gambar 2.5
Simbol Gerbang OR
13
Gambar 2.6
Simbol Gerbang AND
14
Gambar 2.7
Flip-flop D dengan menggunakan Flip-flop RS
16
Gambar 2.8
9
(a) Blok diagram IC 7474
17
(b) Konfiguarasi pin IC 7474
17
Gambar 2.9
Contoh sebuah clock
19
Gambar 2.10
Sisi naik dan sisi turun clock
19
Gambar 2.11
Rangkaian penguat beda
20
Gambar 2.12
Rangkaian penguat non inverting
20
Gambar 2.13
Rangkaian penguat inverting
22
Gambar 2.14
Transistor sebagai saklar
23
Gambar 2.15
Transistor dengan beban saat OFF
25
Gambar 2.16
Transistor dengan beban saat ON
26
Gambar 2.17
Transistor dengan beban saat aktif
26
Gambar 2.18
Penguat common emitter
27
Gambar 3.1
Blok diagram penyandi bipolar format A M I.
29
Gambar 3.2
Rangkaian Encoder AMI
31
Gambar 3.3
Rangkaian penguat b e d a .
32
Gambar 3.4
Rangkaian demodulator
33
Gambar 3.5
Transistor sebagai saklar
33
Gambar 3.6
Penguat common emitter
34
Gambar 3.7
Rangkaian penstabil tegangan
34
Gambar 3.8
Rangkaian decoder
35
Gambar 4.1
Sinyal keluaran pada clock
36
Gambar 4.2
Input PCM Dengan Data Masukan 01001110
37
Gambar 4.3
Input PCM Dengan Data Masukan 10101010
37
Gambar 4.4
Input PCM Dengan Data Masukan 01110111
38
Gambar 4.5
Input PCM Dengan Data Masukan 10110101
38
Gambar 4.6
Input PCM Dengan Data Masukan 10111010
38
Gambar 4.7
Output Positif Enkoder Dengan Data 01000100
39
Gambar 4.8
Output Negatif Enkoder Dengan Data 00001010
39
Gambar 4.9
Output Modulator Dengan Data 01001110
39
Gambar 4.10
Output Positif Enkoder Dengan Data 10001000
40
Gambar 4.11
Output Negatif Enkoder Dengan Data 00100010
40
Gambar 4.12
Output Modulator Dengan Data 10101010
40
Gambar 4.13
Output Positif Enkoder Dengan Data 10100100
41
Gambar 4.14
Output Negatif Enkoder Dengan Data 01001010
41
Gambar 4.15
Output Modulator Dengan Data 11101110
41
Gambar 4.16
Output Positif Enkoder Dengan Data 10010001
42
Gambar 4.17
Output Negatif Enkoder Dengan Data 00100100
42
xiv
Gambar 4.18
Output Modulator Dengan Data 10110101
42
Gambar 4.19
Output Positif Enkoder Dengan Data 10010010
43
Gambar 4.20
Output Négatif Enkoder Dengan Data 00101000
43
Gambar 4.21
Output Modulator Dengan Data 10111010
43
Gambar 4.22
Output Positif Demodulator Dengan Data 01000100
44
Gambar 4.23
Output Négatif Demodulator Dengan Data 00001010
44
Gambar 4.24
Output Dekoder Dengan Data 01001110
44
Gambar 4.25
Output Positif Demodulator Dengan Data 10001000
45
Gambar 4.26
Output Négatif Demodulator Dengan Data 00100010
45
Gambar 4.27
Output Dekoder Dengan Data 10101010
45
Gambar 4.28
Output Positif Demodulator Dengan Data 10100100
46
Gambar 4.29
Output Négatif Demodulator Dengan Data 01001010
46
Gambar 4.30
Output Dekoder Dengan Data 11101110
46
Gambar 4.31
Output Positif Demodulator Dengan Data 10010001
47
Gambar 4.32
Output Négatif Demodulator Dengan Data 00100100
47
Gambar 4.33
Output Dekoder Dengan Data 10110101
47
Gambar 4.34
Output Positif Demodulator Dengan Data 10010010
48
Gambar 4.35
Output Négatif Demodulator Dengan Data 00101000
48
Gambar 4.36
Output Dekoder Dengan Data 10111010
48
Gambar 4.37
Penguat common emitter
51
Gambar 4.38
Rangkaian ekuivalen penguat common emitter
52
Gambar 4.39
Rangkaian penstabil tegangan
53
Gambar 4.40
Diagram Pewaktuan AMI
54
DAFT AR TABEL H alam an
Tabel 2.1
Tabel kebenaran enkoder AMI
Tabel 2.2
Tabel kebenaran dekoder AMI
Tabel 2.3
Tabel kebenaran gerbang XOR
Tabel 2.4
Tabel kebenaran gerbang OR
Tabel 2.5
Tabel Kebenaran Gerbang AND dua masukan
Tabel 2.6
Tabel Kebenaran IC 7474
10 12 13 14 15 18
XVI
DAFTAR LAM PI RAN
Lampiran 1. Gambar desain PCB rangkaian enkoder format A M I................ xx Lampiran 2. Gambar layout desain PCB rangkaian enkoder format A M I... xxi Lampiran 3. Gambar desain PCB rangkaian dekoder format A M I............... xxii Lampiran 4. Gambar layout desain PCB rangkaian dekoder format A M L ... xxiii
xvii