LAPORAN PRAKTIKUM RANGKAIAN LOGIKA (TEGANGAN KERJA DAN LOGIKA)
DISUSUN OLEH :
NAMA
: SALAHUDDIN
NIM
: 107034007
KELAS
: E1
KEMENTERIAN PENDIDIKAN DAN KEBUDAYAAN
POLITEKNIK NEGERI LHOKSEUMAWE JURUSAN TEKNIK ELEKTRO PROGRAM STUDI TEKNIK ELEKTRONIKA 2012
LEMBARAN PENGESAHAN
Nomor Praktikum
: I/E1/SMT3/2012
Nama Praktikan
: Salahuddin
Nim
: 107034007
Nama Partner Kerja : 1. S. Munazzar 2. S.M. Assegaf 3. M. Nasir Judul Praktikum
: Tegangan Kerja dan Logika
Tanggal Praktikum
: 19 Maret 2012
Tanggal Selesai
: 26 Maret 2012
Tanggal Penyerahan Laporan : 2 April 2012 Dosen Pembimbing
: Salahuddin, SST Sayed Munazzar, ST
Nilai
:
Buketrata,…..April 2012 Dosen Pembimbing
Praktikan
Salahuddin, SST
Sayed Munazzar, ST
Salahuddin
NIP. 19741005 200012 1 001
NIP….
NIM. 107034007
1. TEGANGAN KERJA DAN LOGIKA I.
Tujuan 1. Menyelidiki Tegangan Kerja dari Integrated Cicuit (IC) Digital keluarga TTL. 2. Membuktikan Tegangan Logika IC Digital keluarga TTL
II. Dasar Teori Texas Instrument memperkenalkan standar pertama dari rangkaian Transistor Transistor Logic (TTL) seri 5400/7400 telah menjadi salah satu keluarga TTL yang paling luas penggunaannya. Seri 7400 lebih umum digunakan karena seri 5400 khusus dipergunakan untuk keperluan militer dan dapat bekerja pada rentang temperatur dan catu daya dalam range yang lebih besar. Seri 7400 bekerja pada rentangan temperatur 0o C – 70 oC dengan catu daya (Vcc) dari 4,75 volt sampai 5,25 volt. Seri 5400 lebih fleksibel karena dapat bekerja pada temperatur -55oC sampai +125 oC dengan catu daya dari 4,5 volt sampai 5,5 volt. Kedua seri ini umumnya memiliki kemampuan untuk mengendalikan atau mengumpan 10 input-input yang lain. Tabel berikut menunjukkan tingkat-tingkat (levels) tegangan input dan output untuk seri 7400. Harga-harga minimum dan maksimum yang ditunjukkan adalah keadaan yang paling buruk dari catu daya, temperatur dan keadaan pembebanan. Minimal (volt)
Nominal (volt)
Maksimal (volt)
VOL (v)
-
0,2
0,4
VOH (v)
2,4
3,6
-
VIL (v)
-
-
0,8
VIH (v)
2,0
-
-
dimana : VIH
= Tegangan masukan (input) untuk logika “1”
VIL
= Tegangan masukan untuk logika “0”
VOH
= Tegangan keluaran (output) untuk logika “1”
VOL
= Tegangan keluaran untuk logika “1”
Dari tabel dapat dimengerti bahwa pada logika “0” (LOW) tegangan noise margin yang dijamin adalah: VNL = VIL(max) – VIH(max) = 400 mV Sedangkan pada logika 1 (HIGH) tegangan noise margin juga 400 mV, yaitu VNH = VOH(min) – VIH(min) = 400 mV Jadi kasus terburuk yang dijamin noise margin untuk seri 7400 adalah 400 mV. Pada operasi yang sesungguhnya tegangan dc noise margin lebih besar, yaitu : VNL = 1V dan VNH = 1,6 V
Rangkaian logika TTL dasar adalah NAND gate yang dalam keadaan umum mengambil arus supply Icc = 2 mA, maka daya yang diserap (power dissipation) adalah : 2mA*5V = 10 mW. Sedangkan waktu perambatan (propagation delay) rata-rata rangkaian ini adalah : 9 ns. Untuk seri TTL yang lain dapat dilihat dari Tabel berikut :
III.
Seri
Waktu Perambatan Daya (ns) (mW)
Fan-Out
74L00
33
1
10
74H00
6
23
10
74S00
3
23
10
74LS00
9,5
2
10
Tugas Pendahuluan
Gambarkan blok diagram dan susunan pin (kaki) dari IC di bawah ini berdasarkan referensi yang ada : a. SN 7400
e. SN 7432
b. SN 7402
f. SN 7476
c. SN 7404
g. SN 7486
d. SN 7408
Buatlah salinan tugas ini untuk anda sendiri, karena data IC ini sangat dibutuhkan selama anda mengikuti mata kuliah Praktikum Rangkaian Logika. IV.
Diagram Rangkaian
Gambar 1
Gambar 2 V. Peralatan dan Komponen 1. Catu daya variabel 0 - 15 V DC : 1 buah 2. Catu daya 5V DC : 1 buah 3. Voltmeter : 2 buah 4. Modul soket IC : 1 buah 5. Modul LED : 1 buah 6. Rangkaian terpadu (IC) 7400 : 1 buah 7402 : 1 buah 7404
: 1 buah
7408
: 1 buah
7432
: 1 buah
7. Kabel penghubung secukupnya. VI. Langkah Kerja A. Tegangan kerja 1. Buatlah rangkaian seperti gambar -1 dengan menggunakan IC 7400. 2. Bila telah benar laporkan kepada instruktur. 3. Hidupkan catu daya. 4. Ubahlah tegangan Vcc sesuai dengan tabel pengamatan 1. 5. Amati tegangan output Vo dan indikator LED serta catat pada tabel pengamatan 1. 6. Ulangi prosedur (1) s/d (5) untuk NOT gate dan NOR gate. 7. Ulangi prosedur (6) untuk OR gate. B. Tegangan logika 1. Buatlah rangkaian seperti diagram rangkaian pada gambar - 2. 2. Hidupkan catu daya. 3. Ubahlah tegangan input Vin sesuai tabel pengamatan 2. 4. Untuk setiap pengubahan amati tegangan output Vo dan indikator LED serta catat pada tabel. 5. Ulangi prosedur (1) s/d (4) untuk gate NOT, NOR, AND dan OR. 6. Buka rangkaian dan kembalikan peralatan dan komponen serta buat laporan sementara. Catatan : Indikator LED, Mati = M Redup = R Terang = T
VII. Tabel Hasil Percobaan Tabel 1. Tegangan kerja IC TTL
Vcc (volt)
NAND Gate
OR Gate
Vo (volt)
Vo (Volt)
LED
LED
AND Gate
NOR Gate
Vo (volt)
Vo (volt)
LED
NOT Gate
LED Vo (volt) LED
0 0,5 1,0 1,5 2,0 2,5 3,0 3,5 4,0 4,5 5,0 Tabel 2. Tegangan logika IC TTL
Vi (volt)
0 0,5 1,0 1,5 2,0 2,5 3,0 3,5 4,0 4,5 5,0
NAND Gate
OR Gate
Vo (volt)
Vo (Volt)
LED
LED
AND Gate
NOR Gate
Vo (volt)
Vo (volt)
LED
NOT Gate
LED Vo (volt) LED
VIII.
Analisa
----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------IX.
Kesimpulan
X.
Daftar Pustaka